【Verilog】从零开始:Verilog基础语法全解析

张开发
2026/4/11 1:01:42 15 分钟阅读

分享文章

【Verilog】从零开始:Verilog基础语法全解析
1. Verilog基础语法概述第一次接触Verilog时我盯着代码看了半天——这玩意儿既像C语言又像电路图说明书。作为硬件描述语言(HDL)Verilog确实和我们熟悉的软件编程语言不太一样。它最神奇的地方在于你写的每一行代码最终都会变成真实的电路元件。举个例子当你写下assign led key;时EDA工具会帮你生成一根实实在在的导线把按键和LED灯直接连在一起。这种代码即电路的特性让Verilog成为FPGA开发和ASIC设计的重要工具。我刚开始用Xilinx Vivado时看着自己写的代码被综合成门级网表那种感觉就像在玩电子版的乐高积木。2. 基本语法元素2.1 模块定义与端口声明Verilog的世界是由模块(module)搭建的每个模块就像一块积木。这是我早期写的一个LED闪烁模块module blink( input clk_50MHz, // 50MHz时钟输入 input rst_n, // 低电平复位 output reg led // LED输出 ); // 这里写具体实现 endmodule几个注意点模块名要有意义我习惯用功能命名比如uart_tx信号方向除了input/output还有inout双向端口推荐使用_n表示低电平有效信号如rst_n位宽用[n-1:0]格式比如input [7:0] data2.2 标识符与命名规范曾经因为大小写问题debug到凌晨两点——Verilog是区分大小写的DataBus和databus会被当成两个不同信号。这是我的命名习惯模块名小写下划线pwm_controller常量全大写parameter CLK_DIV 10;信号小写下划线wire [15:0] data_out;时钟复位统一用clk/rst_n避免使用关键字命名比如别把模块命名为module或reg。2.3 四种逻辑值Verilog用四种状态描述电路0低电平实际0V1高电平比如3.3Vx未知状态仿真时出现z高阻态三态门在仿真中遇到过x态传播问题一个未初始化的寄存器会导致整个系统状态不确定。所以务必给所有寄存器明确初始值3. 数据类型详解3.1 线网类型(wire)wire就像电路板上的铜箔用于连接各个元件。最常用的场景wire and_result a b; // 组合逻辑连线 assign or_result a | b; // 另一种赋值方式重要特性默认值是z高阻态不能被过程块always/initial赋值可以用于模块端口连接3.2 寄存器类型(reg)reg并不完全对应硬件寄存器它可以表示时序逻辑中的触发器组合逻辑中的中间变量reg [3:0] counter; // 真正的寄存器 always (posedge clk) begin if(!rst_n) counter 0; else counter counter 1; end reg comb_out; // 组合逻辑 always (*) begin comb_out a ^ b; end3.3 参数与常量参数让代码更灵活比如设计可配置的分频器module clk_divider #( parameter DIV_RATIO 10 // 默认分频比 )( input clk_in, output reg clk_out ); reg [7:0] cnt; always (posedge clk_in) begin if(cnt DIV_RATIO-1) begin cnt 0; clk_out ~clk_out; end else begin cnt cnt 1; end end endmodule实例化时可以修改参数clk_divider #(.DIV_RATIO(20)) my_divider(...);4. 运算符与表达式4.1 位运算符Verilog的位运算直接对应硬件门电路wire [3:0] a 4b1010; wire [3:0] b 4b1100; wire [3:0] c ~a; // 按位取反0101 wire [3:0] d a b; // 按位与1000 wire [3:0] e a | b; // 按位或1110 wire [3:0] f a ^ b; // 按位异或01104.2 算术运算符加减乘除在硬件中会综合成不同电路reg [7:0] sum a b; // 8位加法器 reg [15:0] prod a * b;// 硬件乘法器注意除法和取余会消耗大量逻辑资源在FPGA中要慎用。4.3 移位运算移位比乘除法更高效reg [7:0] a 8b1011_0011; wire [7:0] b a 2; // 左移1100_1100 wire [7:0] c a 1; // 逻辑右移0101_1001 wire [7:0] d a 3; // 算术右移1111_0110符号位扩展4.4 拼接与复制拼接运算符{}超实用wire [15:0] word {byte_high, byte_low}; // 拼接字节 wire [31:0] extended {16d0, short_val};// 位扩展 wire [7:0] pattern {8{1b1}}; // 复制111111115. 程序结构5.1 连续赋值(assign)assign最适合简单的组合逻辑assign out sel ? a : b; // 2选1多路器 assign {cout, sum} a b cin; // 全加器5.2 过程块(always)always块是Verilog的核心有两种主要用法组合逻辑敏感列表用*always (*) begin if(en) y a b; else y 0; end时序逻辑时钟触发always (posedge clk or negedge rst_n) begin if(!rst_n) begin cnt 0; end else begin cnt cnt 1; end end5.3 阻塞与非阻塞赋值这是新手最容易踩的坑阻塞赋值()用于组合逻辑顺序执行非阻塞赋值()用于时序逻辑并行执行看这个例子// 错误写法会产生竞争 always (posedge clk) begin a b; b a; // 不能交换a和b的值 end // 正确写法 always (posedge clk) begin a b; b a; // 完美实现寄存器交换 end6. 数字表示方法6.1 四种进制格式Verilog支持灵活的数值表示8b1100_1011 // 二进制下划线增强可读性 16hABCD // 十六进制 24d1000000 // 十进制 8o377 // 八进制6.2 位宽处理规则位宽不匹配时左边位宽 右边高位补0左边位宽 右边高位截断wire [7:0] a 4b1101; // 自动补零0000_1101 wire [3:0] b 8hFF; // 截断11117. 代码风格建议经过多个项目实践我总结出这些经验模块划分每个模块只实现单一功能时钟管理统一使用上升沿触发复位策略异步复位同步释放命名规范信号名体现功能和极性注释要求每个模块头注明功能/作者/修改记录这是我常用的状态机模板module fsm ( input clk, input rst_n, input [1:0] cmd, output reg [3:0] state ); // 状态编码 parameter IDLE 4b0001; parameter RUN 4b0010; parameter DONE 4b0100; // 状态寄存器 always (posedge clk or negedge rst_n) begin if(!rst_n) begin state IDLE; end else begin case(state) IDLE: if(cmd[0]) state RUN; RUN: if(cmd[1]) state DONE; DONE: state IDLE; default: state IDLE; endcase end end endmodule学习Verilog就像学习一门新的思维方式——既要考虑代码逻辑又要想象硬件结构。刚开始可能会不习惯但当你第一次看到自己写的代码在开发板上跑起来时那种成就感绝对值得付出。建议从简单项目入手比如先实现一个PWM控制器再逐步挑战UART、SPI等外设驱动。

更多文章